Suite pour le module WIFI, essai sur un FPGA.
Pour le bon fonctionnement il faut que CH_PD et RESET soit au 3.3V.
Sinon cela ne fonctionne pas.
Pour éviter des épissures, je n'ai branché les deux ensembles avec une résistance
Ici le test est de mettre 123 dans "data=" avec la .DLL, puis 999 avec YAT.
Aucun commentaire:
Enregistrer un commentaire